Lemus Najera, Alejandro Daniel (2021) Diseño e implementación de un procesador RISC de 32 bits de código abierto en un dispositivo de lógica programable, utilizando VHDL. Other thesis, Universidad de San Carlos de Guatemala.
Text
Alejandro Daniel Lemus Najera.pdf Available under License Creative Commons Attribution Non-commercial Share Alike. Download (9MB) |
Official URL: https://biblioteca.ingenieria.usac.edu.gt/
Abstract
Implementar el diseño de un procesador RISC de 32 bits y de código abierto en un dispositivo de lógica programable utilizando el lenguaje de especificación VHDL, así especificar el conjunto de instrucciones reducido que el procesador será capaz de ejecutar y verificar el funcionamiento del hardware aprovechando las herramientas de simulación que ofrece el entorno de desarrollo.
Item Type: | Thesis (Other) |
---|---|
Uncontrolled Keywords: | IMPLEMENTACIÓN ; PROCESADOR RISC ; DISPOSITIVOS |
Subjects: | 600 Tecnología (Ciencias aplicadas) > 620 Ingeniería y operaciones afines > 629 Otras ramas de la ingeniería |
Divisions: | Engineering Faculty > Ingeniería Electrónica |
Depositing User: | Solimar Alvarado |
Date Deposited: | 01 Sep 2021 16:46 |
Last Modified: | 01 Sep 2021 16:46 |
URI: | http://www.repositorio.usac.edu.gt/id/eprint/16077 |
Actions (login required)
View Item |